教育背景
工作经历
项目课题经历
[1]2019.10~2022.09,国防科技项目基金,项目负责人
[2]2018.10~2020.09,全数字激光锁相技术研究,航空科学基金(20180852005),项目负责人
[3]2015.10~2017.09,动态可配置雷达数据处理加速器技术,航空科学基金(20152052025),项目负责人
[4]2012.01~2014.12,超级动态电压调节技术下的内建速度测试系统研究,国家自然科学基金(61106029),项目负责人。
[5]2012.01~2013.09,低功耗全数字锁相环的研究和设计,中国博士后科学基金面上资助,项目负责人
[6]2015.01~2017.12,超级动态电压调节技术下的信号完整性关键技术研究,国家自然科学基金(61404087),重要参与人。
[7]2014.01~2017.12,混合型三维片上网络中基于热/流感知的散热管理机制研究,国家自然科学基金(61376025),参与人。
[8]2013.01~2015.12,高密度高可靠性亚阈值存储器的理论研究,国家自然科学基金 (61204039),重要参与人
[9]2011.01~2013.12,极低功耗SoC 芯片超级动态电压调节关键技术研究,国家自然科学基金(61006029),重要参与人。
[10]2010.05~2012.12,传感器节点片上系统SoC芯片研究,江苏省科技厅科技支撑计划(BE2010003),参与人
[11]2010.09~2011.10,大流量数据识别与分流系统,华为南京研究所,参与人
论文、成果、著作等
1.期刊和会议论文
2016年
[1]Yu Shichao, Hu Zhizhong,Chen Xin. A Scalable Multi-Pipeline JPEG Encoding Architecture. in Proc. 28th Int. Conference on Microelectronics Signals (ICM2016), 2016.
2014年
[1]Xin Chen*, Ning Wu, Na Bai, Huang Hui and Hu Wei, Built-in self test design of power switch with clock-gated charge/discharge transistor, IET Computers & Digital Techniques, 8(2), pp 59-69, 2014. SCI、EI检索。
[2]Xin Chen* and Wanqiao Zhang, A fast locking digitally controlled PLL for constant-gain digitally controlled oscillator, International Journal of Electronics and Electrical Engineering, 2(2): 95-100, 2014.
2013年
[1]Xin Chen*, Ning Wu, Wei Hu and WeiWei Shan, Built-in self test design of power switch. IEICE Electronics Express, 10(15), pp 1-5, 2013. SCI、EI检索。
[2]Weiwei Shan*, Xin Chen, Bo Li, Peng Cao, Jie Li, Gugang Gao and Longxing Shi, Evaluation of correlation power analysis resistance and its application on asymmetric mask protected data encryption standard hardware, IEEE transaction on Instrumentation and Measurement, 62(10), pp 2716–2724, 2013. SCI、EI检索。
[3]Lei Zhou*, Ning Wu, Xin Chen. A design methodology for three-dimensional hybrid NoC-bus architecture, IEICE Transactions on Electronics, E96C(4), pp 492-500, 2013. SCI、EI检索。
2012年
[1]Xin Chen*, Huan Xia, Ning Wu and Na Bai, A power management control scheme for ultra-low power SoCs, IEEE Subthreshold Microelectronics Conference, pp 1-3, 2012. EI检索。
[2]陈鑫*, 黄辉, 吴宁, 增益恒定的数控振荡器设计, 电子科技大学学报, 41(5), pp 712-716, 2012. EI检索。
[3]陈鑫*, 吴宁, 数字锁相环的最优化设计, 南京航空航天大学学报, 44(1), pp 87-92, 2012. EI检索。
2011年
[1]Xin Chen*, Jun Yang and Long-Xing Shi, A fast locking all-digital phase-locked loop via feed-forward compensation technique, IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 19(5), pp 857-868, 2011. SCI、EI检索。
[2]陈鑫*, 吴宁, 一种适用于数控锁相环的动态带宽调整算法, 电子与信息学报, 33(10), pp 2500-2505, 2011. EI检索。
[3]Xin Chen. EDA实验在数字集成电路设计课程中的应用,电脑知识与技术, DOI: 10.3969/j.issn.1009-3044.2011.34.097, 2011, 7(34): 9009-9011(Chinese).
[4]Weiwei Shan* and Xin Chen, A novel combined proportional-derivative control for electrostatic MEMS mirror actuation,IEICE Trans. Electron. E94C(9), pp 1486-1489, 2011. SCI、EI检索。
2010年
[1]陈鑫*, 杨军, 胡晨, 一种快速锁定数控锁相环, 东南大学学报(自然科学版) , 40(2), pp 258-263, 2010. EI检索。
[2]Zhe Zhang*, Xin Chen, De-jun Qian, Chen Hu. Dynamic voltage scaling for real-time systems with system workload analysis. IEICE Transactions on Electronics. E93C(3), pp 399-406, 2010. SCI、EI检索。
2009年
[1]Xiaoying Deng, Xin Chen, Jun Yang, Jianhui Wu: Analysis of Jitter in CMOS Ring Oscillators due to Power Supply Noise. IEICE Transactions on Electronics. 2009, Vol. E92C, No.7, 973-975. SCI, EI检索
[2]Kai Huang, Zhikuang Cai, Xin Chen, Longxing Shi: A Harmonic-Free All Digital Delay-Locked Loop Using an Improved Fast-Locking Successive Approximation Register-Controlled Scheme. IEICE Transactions on Electronics. 2009, Vol. E92C, No.12, 1541-1544. SCI, EI检索
2008年
[1]Xin Chen*, Jun Yang, Long-Xing Shi. A novel fast-lock-in digitally controlled phase-locked loop, IEICE Transactions on Electronics, Vol.E91-C(12), pp 1971-1975, 2008. SCI、EI检索。
2007年
[2]Xin Chen, Jun Yang, Xiao-ying Deng: A Contribution to The Discrete Z-Domain Analysis of ADPLL. ASICON2007. 2007, 185-188. EI检索
[3]陈鑫,邓小莺: Matlab环境下的全数字锁相环仿真模型. 微电子学. 2007, Vol. 37, No.4, 489-493.中文核心期刊
教材
[1]排名第2,“集成电路设计基础”, 北京航空航天大学出版社, 电子科学与技术国防特色教材,2011 (Chinese)
专利、著作版权等
声明:本站专家信息来源于各高校官网。